

# Estructura de Computadores

Tema 2

Instrucciones y direccionamientos



# Índice

- Lenguaje máquina
  - Instrucción máquina
  - Tipos de datos
  - Juego de instrucciones
  - Formato de las instrucciones
- Modos de direccionamiento
- Tipos de instrucciones
- Computadores CISC y RISC



# **Bibliografía**

- De Miguel, P. "Fundamentos de los computadores",
   Paraninfo, 2004. 9ª edición (capítulo 6).
- Stallings, W. "Organización y arquitectura de computadores". Prentice Hall, 2010. 8ª edición (capítulo 10).
- García Clemente y otros. "Estructura de computadores: problemas resueltos". RAMA-2006 (capítulo 1)



## Introducción

#### Lenguaje máquina

Es el que es capaz de interpretar y ejecutar directamente el computador



- Características del lenguaje máquina
  - Basado en sistema de representación binario: Las instrucciones se representan en el computador como cadenas de ceros y unos
  - Particular de cada procesador



Universidad Politécnica de Madrid

# Lenguaje máquina: Ejemplos

```
int sumar (int a, int b) {
                                                 40051d:
                                                            55
                                                                                %rbp
                                                                        push
  int sum, aux1, aux2;
                                                 40051e:
                                                            48 89 e5
                                                                                %rsp,%rbp
                                                                        mov
  aux1 = a << 2;
                                                 400521:
                                                            89 7d ec
                                                                                %edi,-0x14(%rbp)
                                                                        mov
                                                            89 75 e8
                                                                                %esi,-0x18(%rbp)
  aux2 = b * 3;
                                                 400524:
                                                                        mov
                                                 400527:
                                                            8b 45 ec
  sum = aux1 + aux2;
                                                                        mov
                                                                                -0x14(%rbp),%eax
                                                 40052a:
                                                            c1 e0 02
                                                                        shl
                                                                                $0x2, %eax
   return sum;
                                                 40052d:
                                                            89 45 fc
                                                                                %eax,-0x4(%rbp)
                                                                        mov
                                {fp}
                                                 400530:
                                                            8b 55 e8
                                                                                -0x18(%rbp),%edx
                  push
                                                                        mov
     e52db004
                                fp, sp, #0
                                                 400533:
                                                            89 d0
                                                                                %edx,%eax
 4:
     e28db000
                  add
                                                                        mov
                                                                                %eax,%eax
     e24dd01c
                  sub
                                sp, sp, #28
                                                 400535:
                                                            01 c0
                                                                        add
                                                 400537:
                                                            01 d0
                                                                        add
                                                                                %edx, %eax
     e50b0018
                  str
                                r0, [fp, #-24]
                                                                                %eax,-0x8(%rbp)
                                                 400539:
                                                            89 45 f8
     e50b101c
                                r1, [fp, #-28]
                                                                        mov
10:
                  str
                                                 40053c:
                                                            8b 45 f8
                                                                                -0x8(%rbp),%eax
                                r3, [fp, #-24]
                                                                        mov
14:
     e51b3018
                  ldr
                                                 40053f:
                                                            8b 55 fc
                                                                                -0x4(%rbp),%edx
                                r3, r3, #2
18:
     e1a03103
                  lsl
                                                                        mov
                                r3, [fp, #-8]
                                                 400542:
                                                            01 d0
                                                                        add
                                                                                %edx,%eax
1c:
     e50b3008
                  str
                                                            89 45 f4
                                                                                %eax,-0xc(%rbp)
20:
     e51b201c
                  ldr
                                r2, [fp, #-28]
                                                 400544:
                                                                        mov
24:
                                                 400547:
                                                            8b 45 f4
                                                                                -0xc(%rbp),%eax
     e1a03002
                                r3, r2
                                                                        mov
                  mov
                                                 40054a:
                                r3, r3, #1
                                                            5d
                                                                                %rbp
28:
     e1a03083
                                                                        pop
                  lsl
                                                 40054b:
                                r3, r3, r2
                                                            С3
2c:
     e0833002
                  add
                                                                        retq
30:
     e50b300c
                  str
                                r3, [fp, #-12]
                  ldr
                                r2, [fp, #-8]
34:
     e51b2008
                                                                                      Lenguaje
                                                                Lenguaje
38:
     e51b300c
                  ldr
                                r3, [fp, #-12]
                                                                máquina
                                                                                    ensamblador
3c:
     e0823003
                  add
                                r3, r2, r3
40:
     e50b3010
                  str
                                r3, [fp, #-16]
                                r3, [fp, #-16]
44:
     e51b3010
                  ldr
48:
     e1a00003
                  mov
                                r0, r3
4c:
     e28bd000
                                sp, fp, #0
                  add
50:
     e8bd0800
                                {fp}
                  qoq
54:
     e12fff1e
                  bx lr
```



# Instrucciones máquina

#### Propiedades

- Realizan una única y sencilla función (en general)
- Operan sobre un número fijo de operandos con una representación determinada
- Son autocontenidas: Contienen toda la información necesaria para su ejecución:
  - Operación a realizar
  - Operandos o dónde se encuentran
  - Lugar donde dejar el resultado
  - Ubicación de la siguiente instrucción a ejecutar



# Instrucciones máquina

#### Información que contienen:

- Operación a realizar (código de operación)
- Operandos o dónde se encuentran
  - En registros del procesador
  - En memoria
  - En la propia instrucción

#### Ejemplo genérico de codificación:

| C.O. | opdo-s1 | opdo-s2 | opdo-d |
|------|---------|---------|--------|
|      | _       | _       | -      |

- Lugar donde dejar el resultado
  - En registros del procesador
  - En memoria

#### **Ejemplos particulares**:

e0823003 add r3, r2, r3
01 d0 add %edx,%eax

- Ubicación de la siguiente instrucción a ejecutar
  - De forma implícita: la siguiente instrucción
  - De forma explícita: en las instrucciones de salto



# Juego de Instrucciones

# Conjunto de instrucciones máquina que es capaz de entender y ejecutar la CPU

- El juego de instrucciones de una CPU viene definido por:
  - Las operaciones que realiza
     Qué es capaz de hacer el procesador
  - Los tipos de datos que maneja, así como su representación
     Sobre qué tipos de información
  - Los modos de direccionamiento
     Cómo se especifica el lugar donde están los operandos
  - El formato o formatos de las instrucciones
     Cómo se representan/codifican las instrucciones

Todo ello afecta a velocidad de ejecución



# Tipos de instrucciones

- Operaciones básicas:
  - Transferencia de datos (*Id, st, move*)
  - Procesamiento (add, sub, .., and, cmp, ...)
  - De control del flujo de ejecución (br, bz, call, ret, ...)



# Tipos y tamaño de los datos

- Tipos de datos básicos:
  - Direcciones
  - Números (enteros con/sin signo, coma flotante)
  - Caracteres (cadenas de caracteres)
  - Datos lógicos

#### Tamaños:

- Palabra (tamaño privilegiado del computador)
- Doble palabra
- Media palabra
- Byte (8 bits)



## Direccionamiento de la memoria

- A nivel de palabra: direcciones de memoria consecutivas corresponden a palabras consecutivas
- A nivel de byte: direcciones de memoria consecutivas corresponden a bytes consecutivos
  - Dos palabras consecutivas están separadas por el tamaño en bytes de la palabra
  - Ordenación de los bytes de una palabra en memoria:
    - Little endian: Byte menos significativo de una palabra en la dirección menor
    - Big endian: Byte menos significativo de una palabra en la dirección mayor



## Direccionamiento de la memoria

- A nivel de palabra: direcciones de memoria consecutivas corresponden a palabras consecutivas
- A nivel de byte: direcciones de memoria consecutivas corresponden a bytes consecutivos
  - Dos palabras consecutivas están separadas por el tamaño en bytes de la palabra
  - Ordenación de los bytes de una palabra en memoria:
    - Little endian: Byte menos significativo de una palabra en la dirección menor
    - Big endian: Byte menos significativo de una palabra en la dirección mayor

**Ejemplo**: número decimal 70.960.543 (0x043AC59F) almacenado en 32 bits en la dirección 184

| Be: | 184 | 185 | 186 | 187 |
|-----|-----|-----|-----|-----|
|     | 04  | 3A  | C5  | 9F  |

Le: 184 185 186 187 9F C5 3A 04



# Ejemplo Little endian vs Big endian



Little Endian



Big Endian



## Direccionamiento de la memoria

Alineamiento de los datos:

Un dato que ocupa K bytes está alineado en memoria si está almacenado en una dirección múltiplo de K

#### **Ejemplos**:

- a) Dato de 32 bits: 0x10203040 almacenado en la dirección 185 (NA)
- b) Dato de 16 bits: 0x2030 almacenado en la dirección 186 (A)

| 184 |    | 10 | 20 | 30 |
|-----|----|----|----|----|
| 188 | 40 |    |    |    |

- Muchas arquitecturas sólo permiten accesos a datos alineados
- Algunas permiten el acceso a datos no alineados:
  - Los accesos a estos datos son más lentos
  - El acceso a un dato no alineado implica varios accesos a memoria



## Modos de direccionamiento

 Cómo se especifican los operandos de una instrucción (dato, resultado o instrucción)



Procedimiento empleado por la CPU para acceder a ellos

- Definiciones:
  - Objeto del direccionamiento: Instrucción, dato o resultado que se desea direccionar. Puede estar en:
    - La propia instrucción (datos)
    - Un registro (datos o resultados)
    - Memoria (datos, resultados e instrucciones)
  - Dirección del objeto: Identifica el lugar en el que reside (identificador que especifica el registro o posición de memoria donde se encuentra)



## Modos de direccionamiento

- Inmediato . . . . . #valor Directo Absoluto a registro . . . . registro a memoria . . . . . /direccion Relativo a registro base . . . #desp[.registro\_base] [.registro base, #desp] a registro índice - a PC . . . . . \$desp ■ Indirecto . . . . . . . . []
- Implícito

Notación Estándar IEEE 694



## **Direccionamiento Inmediato**

El Objeto está contenido en la propia instrucción



#### **Ejemplos**:

```
ADD .R1,#4 ; R1 \leftarrow R1+4 LD .R2, #1 ; R2 \leftarrow 1
```

- Útil para constantes
- ✓ Rápido: No requiere accesos adicionales a memoria
- Operando de rango limitado



## **Direccionamiento Inmediato**

Posibilidad de indicar el sistema de representación mediante prefijos. En el estándar IEEE 694:

B'valor en binario

H'valor en hexadecimal

D'valor en decimal

#### **Ejemplos**:

```
ADD .R1, #4; R1 \leftarrow R1+4
LD .R2, #1; R2 \leftarrow 1
```

- Útil para constantes
- ✓ Rápido: No requiere accesos adicionales a memoria
- Operando de rango limitado



## **Direccionamiento Directo**

En la instrucción está especificada la Dirección donde está almacenado el Objeto

#### Absoluto

La instrucción contiene la <u>dirección completa</u> del Objeto, que puede estar en un registro o en memoria.

#### Relativo

La instrucción contiene un desplazamiento sobre una dirección, que suele estar almacenada en un registro



La Dirección del Objeto se calcula sumando ambos

El Objeto está en memoria



## **Direccionamiento Directo Absoluto**

#### A registro

El Objeto está contenido en un registro. La instrucción contiene el *identificador* del registro donde se encuentra

#### Ejemplo:

ADD .R4,.R3;  $R4 \leftarrow R4 + R3$ 



- Útil para variables utilizadas muy frecuentemente
- ✓ El acceso al operando es rápido al estar en un registro
- Número limitado de registros
- ✓ Se necesitan pocos bits para especificar la Dirección



## **Direccionamiento Directo Absoluto**

#### A memoria

El Objeto está contenido en memoria. La instrucción contiene la *dirección* completa de memoria donde se

encuentra

#### Ejemplo:

```
LD .R4,/100 ; R4 \leftarrow Mem(100)
```

BR /1000



- X Número de bits necesarios para especificar la Dirección
- ✓ Acceso a un gran espacio de direcciones
- El acceso al operando requiere un acceso a memoria (más lento)
- El código no es reubicable (depende de su ubicación en Mp)



## **Direccionamiento Relativo**

- El Objeto está en memoria. La instrucción contiene la Dirección, especificada en dos "partes":
  - Desplazamiento:
     Valor entero con signo
  - Registro:
     Registro general o de propósito específico que contiene una dirección de memoria



 La dirección efectiva donde se encuentra el Objeto se calcula como: Dir\_efectiva = Registro + Desplazamiento



## Direccionamiento Relativo a Registro Base

- El registro base se carga con la dirección de memoria donde están almacenados un conjunto de datos
- El desplazamiento indica la posición relativa, respecto a la dirección de comienzo, del dato al que se accede
- El registro base no se modifica

#### Ejemplo:

```
LD .R1, \#4[.R7]; R1 \leftarrow Mem(R7+4)
LD .R1, [\#4,.R7]
```

- El rango de direcciones al que se puede acceder está limitado por el tamaño del desplazamiento
- Acceso a estructuras de datos y a parámetros en pila
- ▼ Código reubicable (no depende de su ubicación en Mp)



## Direccionamiento Relativo a PC

- El registro base es el PC
- Se utiliza en las instrucciones de salto: el Objeto de este direccionamiento es una instrucción

#### Ejemplo:

BR \$10 ;PC  $\leftarrow$  PC+10



- ✓ Permite alcanzar instrucciones "cercanas" a la que se está ejecutando: ejecución de saltos "cortos", p.e. bucles, if then else ...
- ✓ El código es reubicable (no depende de su ubicación en Mp)



# Direccionamiento Relativo a Registro Índice

- Es un direccionamiento relativo en el que el registro base se modifica

  - Preincremento
     Postincremento

  - Predecremento
     Postdecremento
- El tamaño del incremento/decremento es igual al tamaño del objeto direccionado

#### Ejemplos:

```
LD .R1, \#8[++.R7]; R7 \leftarrow R7+4 y R1 \leftarrow Mem(R7+8)
ST .R1,#8[--.R7] ; R7 \leftarrow R7-4 y Mem(R7+8) \leftarrow R1
LD .R1,#8[.R7++]; R1 \leftarrow Mem(R7+8) y R7 \leftarrow R7+4
SUB .R1,#8[.R7--]; R1 \leftarrow R1-Mem(R7+8) y R7 \leftarrow R7-4
```

Útil para el recorrido de vectores y matrices



## **Ejercicios**

1. Qué hacen las siguientes instrucciones y qué registros y posiciones de memoria se modifican.

```
ADD .R1, #4[.R2], #8[.R3]
ADD #0[.R1], #4[.R2], #8[.R3]
ADD #0[--.R1], #4[.R2++], #8[--.R3]
```

Valores iniciales de registros: R1 = 100, R2 = 200, R3 = 400

 Secuencia de instrucciones para sumar los elementos de un array almacenado a partir de la dirección contenida en R1 dejando el resultado en R2

Inicialmente R2 = 0 y R3 = Nº de elementos

Instrucciones a utilizar: ADD, SUB y BRNZ de 4Bytes

Direccionamientos: Los vistos hasta ahora



## **Direccionamiento Indirecto**

En la instrucción está especificada la dirección donde está almacenada la Dirección en la que se almacena el Objeto.



Comienza por un direccionamiento Directo, pero la dirección obtenida no apunta al Objeto sino a su Dirección

#### Ejemplos:





(b) Indirecto a memoria



# Direccionamiento Indirecto: Ejemplos

A registro

```
LD .R1,[.R4]; R1 \leftarrow Mem(R4)
BR [.R1]; PC \leftarrow R1
```

A memoria

```
LD .R1, [/1000]; R1 \leftarrow Mem(Mem(1000))
```

A registro base

```
LD .R1, [#8[.R4]]; R1 \leftarrow Mem(Mem(R4+8))
```

A registro índice

```
LD .R1, [#8[.R2++]]; R1 \leftarrow Mem(Mem(R2+8)), R2 \leftarrow R2+4
```

- ✓ Paso de parámetros por referencia
- ✓ Uso de punteros a variables



# Direccionamiento Implícito

La instrucción no contiene ni la Dirección ni el Objeto del direccionamiento



El Operando se supone ubicado en algún lugar específico de la máquina, por ejemplo:

La pila

```
PUSH .R1 (operando destino implícito)
POP .R2 (operando fuente implícito)
```

El registro Acumulador (en máquinas de acumulador)

```
ADDA .R1 ; AC \leftarrow AC+R1
```

– El PC

BR \$-12 ; PC 
$$\leftarrow$$
 PC-12



# Modos de direccionamiento más utilizados

|                        | Estándar           | Intel  | Arm     | MC88110 |
|------------------------|--------------------|--------|---------|---------|
| Inmediato              | #n                 | \$n    | #n      | n       |
| Absoluto a registro    | . R                | %r     | r       | r       |
| Relativo a<br>Registro | #n[.R]<br>[.R, #n] | #n(%r) | [r, #n] | r, n    |



# Juego de instrucciones

#### Tipos de Instrucciones

- Transferencia
- Aritméticas y de Comparación
- Lógicas
- De bit
- Desplazamiento y rotación
- De salto o bifurcación
- De Entrada/Salida y misceláneas





## Transferencia de datos

- Mueven información entre registros, registros y posiciones de memoria o entre posiciones de memoria
- No se modifican los biestables de estado

#### LD, ST y MOVE

```
LD .R2, #4[.R4] ; R2 ← MEM(R4+4)

ST .R2, #4[.R4] ; MEM(R4+4)← R2

MOVE .R2,.R4 ; R4 ← R2

MOVE [.R2],[.R4] ; MEM(R4)← MEM(R2)
```

#### **PUSH y POP**

```
PUSH .R1 ; MEM(SP)\leftarrow R1; SP \leftarrow SP-4
POP .R1 ; SP \leftarrow SP + 4; R1 \leftarrow MEM(SP)
```



## Transferencia de datos

Posibilidad de indicar, en algunas, el tamaño de la información mediante sufijos y si es con signo o sin el.

En el estándar IEEE 694:

.B 8 bits **-U** sin signo

**.S** 16 bits

-S con signo

**.L** 32 bits

**.Q** 64 bits

#### LD, ST y MOVE

LD .R2, #4[.R4]

 $R2 \leftarrow MEM(R4+4)$ 

ST .R2, #4[.R4] ;  $MEM(R4+4) \leftarrow R2$ 

MOVE .R2,.R4

; R4  $\leftarrow$  R2

MOVE [.R2],[.R4] ;  $MEM(R4) \leftarrow MEM(R2)$ 

#### **PUSH y POP**

PUSH .R1

; MEM(SP) $\leftarrow$  R1; SP  $\leftarrow$  SP-4

POP .R1

;  $SP \leftarrow SP + 4$ ;  $R1 \leftarrow MEM(SP)$ 



# **Operaciones PUSH y POP**





#### Situación inicial:

- SP apunta a la primera posición libre
- R1 contiene "120"

PUSH .R1
R1 no se modifica



# **Operaciones PUSH y POP**



#### Situación inicial:

- SP apunta a la primera posición libre
- R1 contiene "120"



POP .R1 R1 contiene ahora "10"



# Aritméticas y de Comparación

Todas modifican los biestables de estado

```
ADD .R1, .R2 ; R1 ← R1 + R2

SUB .R1, .R2 ; R1 ← R1 - R2

MUL .R1, .R2 ; R1 ← R1 * R2

DIV .R1, .R2 ; R1 ← R1 / R2

ADDC .R1, .R2 ; R1 ← R1 + R2 + C

SUBC .R1, .R2 ; R1 ← R1 - R2 - C

CMP .R1, .R2 ; R1 ← R1 - R2 - C

INC .R1 ; R1 ← R1+1

DEC .R2 ; R2 ← R2-1
```



## Aritméticas y de Comparación

Posibilidad de indicar si los datos son con signo o sin el. En el estándar IEEE 694:

```
-U sin signo
```

-S con signo

```
ADD .R1, .R2 ; R1 ← R1 + R2

SUB .R1, .R2 ; R1 ← R1 - R2

MUL .R1, .R2 ; R1 ← R1 * R2

DIV .R1, .R2 ; R1 ← R1 / R2

ADDC .R1, .R2 ; R1 ← R1 + R2 + C

SUBC .R1, .R2 ; R1 ← R1 - R2 - C

CMP .R1, .R2 ; R1 ← R1 - R2 - C

INC .R1 ; R1 ← R1+1

DEC .R2 ; R2 ← R2-1
```



# Aritméticas y de Comparación

- La ubicación de los operandos depende del modelo de ejecución del procesador:
  - Registro-Registro

```
ADD .R1,.R2 ; R1 \leftarrow R1 + R2 
SUB .R1,#4 ; R1 \leftarrow R1 - 4
```

Registro-Memoria

```
CMP .R1, [.R2++]; R1 - Mem(R2); R2 \leftarrow R2+4
```

Memoria-Memoria

```
MUL [.R1], #8[.R2]; Mem(R1) \leftarrow Mem(R1)* Mem(R2+8)
```

Definen el <u>número de direcciones</u> del procesador



# Número de direcciones: Ejemplos

Tres direcciones

ADD 
$$.R3,.R1,.R2$$
;  $R3 \leftarrow R1 + R2$ 

Dos direcciones

ADD 
$$.R1,.R2$$
 ;  $R1 \leftarrow R1 + R2$ 

Una dirección (máquina de acumulador).

ADD .R1 ; 
$$AC \leftarrow AC + R1$$

Cero direcciones (máquina de pila)

**ADD** 



## Lógicas

- Realizan la operación indicada, bit a bit
- Modifican los biestables de estado

```
AND .R1,.R2 ; R1 \leftarrow R1 AND R2

XOR .R1, #4 ; R1 \leftarrow R1 XOR 4

OR .R1,[.R2] ; R1 \leftarrow R1 OR Mem(R2)

NOT #8[.R1] ; R1 \leftarrow NOT Mem(R1+8)
```

✓ Útiles para trabajar con máscaras, p.e:

```
AND .R1, #1; Si biestable Z = 1 el número es par
AND .R1, #H'000000F; Se extrae el byte de menor peso
```



#### De bit

Realizan operaciones sobre un bit



#### De bit

Realizan operaciones sobre un bit

```
CLR.I #3,.R1 ; Pone a cero el bit 3 de R1
SET.I #3,.R1 ; Pone a uno el bit 3 de R1
TEST.I #3,.R1 ; si bit3(R1)=0 biestable Z ← 1
; si no biestable Z ← 0
```

#### Ejercicio:

```
CLR.I #3,.R1
¿Utilizando la instrucción AND .R1, #inmediato?
SET.I #3,.R1
¿Utilizando la instrucción OR .R1, #inmediato?
```



### **Desplazamiento**

- Realizan desplazamientos de bits a izquierda/derecha (equivalen a multiplicar/dividir por 2)
- Tipos de desplazamiento:
  - Lógico



• Aritmético: Para enteros con signo

```
SHRA .R1

SHRA .R2

Comportamiento si se utiliza c.a 1 o c.a 2
```

Pueden especificar el nº de posiciones a desplazar, p.e. SHL .R1, #4



#### Rotación

- Realizan rotaciones de bits a izquierda/derecha incluyendo o no el biestable de Acarreo
  - Rotación



Rotación a través del biestable de Acarreo





#### Salto o Bifurcación

- Modifican la secuencia habitual de ejecución (secuencial)
- No modifican los biestables de estado
- Tipos:
  - Condicionales/Incondicionales
  - Con/Sin Retorno









#### **Saltos Incondicionales**

- El salto se realiza <u>siempre</u>
- Tienen como operando <u>la dirección de memoria</u> donde está la siguiente instrucción a ejecutar

```
BR /1000 ; PC ← 1000

BR #4[.R3] ; PC ← R3 + 4

BR $10 ; PC ← PC + 10

; ¡¡El PC apunta a la dirección de
; la siguiente instrucción!!
```



#### **Saltos Condicionales**

 El salto se realiza solo si se cumple la condición especificada en la propia instrucción:

```
Bcc Direction
    cc = Z, C, V, P, N, EQ, GT, GE, LT, LE, NZ, NC, NV, NEQ, ...

BZ /1000    ; si biestable(Z)=1    PC ← 1000
        ; si no PC ← PC+N

BNC #4[.R3] ; si biestable(C)=0    PC ← R3 + 4
        ; si no PC ← PC+N

BP $10    ; si biestable(S)=0 ← PC + 10
    ; si no PC ← PC+N
```



#### **Saltos Con retorno**

- Se utilizan para implementar saltos a subrutinas o llamadas a funciones.
- Una vez ejecutado el código de la subrutina/función se debe retornar a la instrucción siguiente al salto.

```
CALL direction y RET
```

- Es necesario guardar la dirección de retorno:
  - En un registro de propósito general

```
CALL /1000 ; r1 \leftarrow PC , PC \leftarrow 1000 RET ; PC \leftarrow R1
```

No permite llamadas anidadas

En la pila



#### **Saltos Con retorno**

Guardando la dirección de retorno en la pila

```
CALL /1000 ; Mem(SP) \leftarrow PC, SP \leftarrow SP-4,
; PC \leftarrow 1000
RET ; SP \leftarrow SP+4, PC \leftarrow Mem(SP)
```

#### Permite llamadas anidadas

 Si en la subrutina se trabaja con la pila, hay que tener en cuenta que la dirección de retorno ha quedado en la cima de la pila.



#### Formato de las instrucciones

- Modo en que se disponen los bits que identifican cada uno de los elementos que componen una instrucción: campos
  - Código de operación → Nº de operaciones distintas
  - Operando(s) → Número de direcciones explícitas y modos de direccionamiento
- Se suele emplear más de un formato
   Cada instrucción encaja en un formato predeterminado
- Aspectos de diseño:
  - Longitud fija o variable
  - Número de formatos distintos
  - Codificación regular

Impacto en la velocidad y sencillez de CPU



# Formatos de instrucción: Ejemplo

#### DLX





# Computadores CISC y RISC

- Dos paradigmas de Arquitectura de un computador
- Responden a la evolución tecnológica en el diseño de procesadores
- CISC (Complex Instruction Set Computer)

Observación:

Alrededor del 20% de las instrucciones ocupa el 80% del t.ejecución de un programa

RISC (Reduced Instruction Set Computer) - 1980

Idea básica:

Hacer más rápidos los casos más frecuentes



CISC vs RISC

- Modelo R-R, R-M y M-M
- Muchas instrucciones y complejas (<sup>†</sup>t.ejecución)
- Modos de direccionamiento complejos
- Muchos formatos de instrucción
- Instrucciones de tamaño variable
- U.Control más compleja
- Menor nº de instrucciones por programa
- Ejs: ix86, Amd

- Modelo R-R (solo load y store hacen referencia a memoria)
- Instrucciones sencillas y ortogonales (↓t. ejecución)
- Modos de direccionamiento sencillos
- Pocos formatos de instrucción y codificación uniforme
- Instrucciones de tamaño fijo
- U. Control más sencilla
- Mayor nº de instrucciones por programa
- Ejs: Sparc, Arm, PowerPC



# Formatos de instrucción de un CISC



- 1. The REX prefix is optional, but if used must be immediately before the opcode; see Section 2.2.1, "REX Prefixes" for additional information.
- 2. For VEX encoding information, see Section 2.3, "Intel® Advanced Vector Extensions (Intel® AVX)".
- 3. Some rare instructions can take an 8B immediate or 8B displacement.

Figure 2-1. Intel 64 and IA-32 Architectures Instruction Format



# Formatos de instrucción de un RISC

#### DLX





# Formatos de instrucción de un RISC



- S = For data processing instructions, signifies that the instruction updates the condition codes
- S = For load/store multiple instructions, signifies whether instruction execution is restricted to supervisor mode
- P, U, W = bits that distinguish among different types of addressing mode

Figure 13.10 ARM Instruction Formats

- B = Distinguishes between an unsigned byte (B==1) and a word (B==0) access
- L = For load/store instructions, distinguishes between a Load (L==1) and a Store (L==0)
- L = For branch instructions, determines whether a return address is stored in the link register

W. Stallings



54:

e12fff1e

Universidad Politécnica de Madrid

bx lr

### Lenguaje máquina: Ejemplos

```
int sumar (int a, int b) {
                                                 40051d:
                                                            55
                                                                                %rbp
                                                                        push
  int sum, aux1, aux2;
                                                 40051e:
                                                           48 89 e5
                                                                                %rsp,%rbp
                                                                        mov
  aux1 = a << 2;
                                                 400521:
                                                           89 7d ec
                                                                                %edi,-0x14(%rbp)
                                                                        mov
                                                           89 75 e8
                                                                                %esi,-0x18(%rbp)
  aux2 = b * 3;
                                                 400524:
                                                                        mov
                                                 400527:
                                                            8b 45 ec
  sum = aux1 + aux2;
                                                                        mov
                                                                                -0x14(%rbp),%eax
                                                 40052a:
                                                           c1 e0 02
                                                                        shl
                                                                                $0x2, %eax
  return sum;
                                                            89 45 fc
                                                                                %eax,-0x4(%rbp)
                                                 40052d:
                                                                        mov
                                {fp}
                                                 400530:
                                                           8b 55 e8
                                                                                -0x18(%rbp),%edx
                  push
                                                                        mov
     e52db004
                                                           89 d0
                                fp, sp, #0
                                                 400533:
                                                                                %edx,%eax
 4: e28db000
                  add
                                                                        mov
                                                                                %eax,%eax
     e24dd01c
                                sp, sp, #28
                                                 400535:
                                                            01 c0
                                                                        add
                  sub
                                                                                %edx,%eax
                                                 400537:
                                                            01 d0
                                                                        add
     e50b0018
                  str
                                r0, [fp, #-24]
                                                                                %eax,-0x8(%rbp)
                                                 400539:
                                                            89 45 f8
     e50b101c
                                r1, [fp, #-28]
                                                                        mov
10:
                  str
                               r3, [fp, #-24]
                                                 40053c:
                                                            8b 45 f8
                                                                                -0x8(%rbp),%eax
                                                                        mov
14:
     e51b3018
                  ldr
                                                 40053f:
                                                            8b 55 fc
                                                                                -0x4(%rbp),%edx
                               r3, r3, #2
18:
     e1a03103
                  lsl
                                                                        mov
                                r3, [fp, #-8]
                                                 400542:
                                                            01 d0
                                                                        add
                                                                                %edx,%eax
1c:
     e50b3008
                  str
                                                           89 45 f4
                                                                                ext{%eax}, -0xc(\text{$rbp})
20:
     e51b201c
                  ldr
                                r2, [fp, #-28]
                                                 400544:
                                                                        mov
                                                                                -0xc(%rbp),%eax
24:
                                                 400547:
                                                            8b 45 f4
     e1a03002
                                r3, r2
                                                                        mov
                  mov
                                r3, r3, #1
                                                 40054a:
                                                            5d
                                                                                %rbp
28:
     e1a03083
                                                                        pop
                  lsl
                                                 40054b:
                                r3, r3, r2
                                                           c3
2c: e0833002
                  add
                                                                        retq
30:
     e50b300c
                  str
                               r3, [fp, #-12]
                  ldr
                               r2, [fp, #-8]
34:
     e51b2008
     e51b300c
                                r3, [fp, #-12]
38:
                  ldr
3c:
     e0823003
                  add
                                r3, r2, r3
                               r3, [fp, #-16]
40:
     e50b3010
                  str
44:
                               r3, [fp, #-16]
     e51b3010
                  ldr
48:
     e1a00003
                  mov
                                r0, r3
4c:
     e28bd000
                                sp, fp, #0
                  add
                                {fp}
50:
     e8bd0800
                  qoq
```